## Compito di Reti Logiche 16/02/2017

| Cognome e Nome:                                                                                                                                                                                                                              | Matricola                                                                                    |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------|
| Prima della consegna barrare una delle due caselle sotto a consegna.                                                                                                                                                                         | stanti. L'opzione scelta non può essere modificata dopo                                      |
| Chiedo che la mia prova scritta sia corretta e valutata su<br>n questo appello. Prendo atto che, a seguito della mia de<br>re valida al termine di questo appello e <u>non potrà</u> essere                                                  | ecisione, la mia prova scritta cesserà di esse-                                              |
| Chiedo che la mia prova scritta sia corretta e valutata di diritto a ed intenzione di rimandare la prova orale all'appl l mio diritto a rimandare la prova orale sarà oggetto di la capo se la verifica darà esiti negativi (per qualunque r | pello straordinario di Aprile. Prendo atto che verifica, e che dovrò ripetere l'intero esame |
|                                                                                                                                                                                                                                              |                                                                                              |

## Esercizio 1

**Descrivere e sintetizzare**, secondo il modello strutturale con elementi neutri di ritardo, la rete sequenziale asincrona che riconosce la sequenza di stati di ingresso 10, 11. Sintetizzare le reti combinatorie in forma PS.

## Esercizio 2

L'unità XXX comunica con l'unità YYY tramite 3 fili aventi la seguente funzione:

- ➤ Il filo *clock* è il clock comune a XXX e YYY.
- ➤ Il filo bidirezionale *data* serve a XXX e YYY per scambiarsi bit in seriale.
- ➤ Il filo *dir* comanda la direzione di scambio dei dati, mettendo in conduzione o in alta impedenza le uscite di XXX *e di* YYY. Quando *dir* vale 1, XXX utilizza *data* per trasmettere a YYY. Quando *dir* vale 0, XXX tiene l'uscita *data* in alta impedenza ed attende dati da YYY, che può a sua volta utilizzare l'uscita.



Più precisamente, un ciclo di comunicazione si svolge come segue:

- i) XXX invia all'unità YYY un numero naturale N a 8 bit e mette e tiene la linea dir a 1 mentre invia i bit costituenti il numero N; i bit vengono emessi al ritmo di un bit per ogni periodo di clock.
- ii) XXX riporta la linea *dir* a 0 al clock successivo a quello in cui ha emesso l'ultimo degli *N* bit (in tal modo anche l'ultimo bit permane sulla linea *data* per un periodo di clock) ed entra in un ciclo da cui esce solo quando riceve una notifica da YYY.
- iii) YYY notifica, **dopo un tempo non noto** a XXX, di aver ricevuto gli 8 bit; la notifica consiste nel trasmettere (**dopo un tempo non noto**) il bit 1 sulla linea *data* e nel mantenerlo per tutto il tempo in cui *dir* permane a 0

**Descrivere e sintetizzare** il modulo XXX in modo che nella prima comunicazione invii il numero *N*=0 ad emetta, a ogni nuova comunicazione, il numero naturale successivo a quello precedentemente emesso, e così via all'infinito. **Nella sintesi di XXX si disegni con precisione** la porzione di parte operative inerente il registro ENNE di cui sotto

## Suggerimento

```
module XXX(dir, data, clock, reset_);
input          clock, reset_;
output          dir;
inout          data;
reg          DIR; assign dir=DIR;
reg [7:0]         ENNE; always@(reset_==0) ENNE<=0;
reg          OUT;
assign ...
...</pre>
```